Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
609 En Stock
Vous en voulez davantage ?
Livraison sous 1 à 2 jours ouvrables
Commandez avant 17h00 pour bénéficier de l’expédition standard
Quantité | Prix (hors TVA) |
---|---|
1+ | 7,150 € |
10+ | 6,650 € |
25+ | 6,440 € |
50+ | 5,790 € |
100+ | 5,650 € |
250+ | 5,460 € |
Prix pour :Pièce
Minimum: 1
Multiple: 1
7,15 € (sans TVA)
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, à l’e-mail de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT48LC2M32B2B5-6A IT:J
Code Commande4050867
Fiche technique
Type DRAMSDR
Densité de mémoire64Mbit
Configuration mémoire2M x 32bits
Fréquence, horloge max..167MHz
IC Boîtier/PaquetVFBGA
Nombre de broches90Broche(s)
Tension d'alimentation nominale3.3V
Montage CIMontage en surface
Température d'utilisation min-40°C
Température de fonctionnement max..85°C
Gamme de produit-
SVHCNo SVHC (17-Dec-2015)
Aperçu du produit
MT48LC2M32B2B5-6A IT:J est une SDRAM SDR. Elle utilise une mémoire SDRAM de 64Mo et une mémoire vive dynamique CMOS haute vitesse contenant 67 108 864 bits. Elle est configurée en interne comme une DRAM quadri-banque avec une interface synchrone (tous les signaux sont enregistrés sur le front positif du signal d'horloge, CLK). Chacune des banques de 67 108 864 bits du x4 sont organisées en 8192 lignes sur 2048 colonnes sur 4 bits. Chacune des banques de 16 777 216 bits est organisée en 2048 lignes sur 256 colonnes sur 32 bits. Il prend en charge la latence CAS (CL) de 1, 2 et 3.
- Tension d'alimentation 3V à 3,6V (VDD, VDDQ)
- Configuration 2Meg x 32 (512K x 32 x 4 banques), compatible PC100
- Boîtier VFBGA 90 billes (8mm x 13mm)
- La fréquence d'horloge est de 167 MHz, rafraîchissement automatique
- Température d'utilisation de -40°C à 85°C
- Entièrement synchrone, tous les signaux sont enregistrés sur le front positif de l'horloge système
- Fonctionnement en pipeline interne; l'adresse de la colonne peut être modifiée à chaque cycle d'horloge
- Banque interne pour masquer l'accès à la rangée/temps de pré-charge
- Précharge automatique, inclut les modes de précharge automatique et de rafraîchissement automatique
- Entrées et sorties compatibles LVTTL
Spécifications techniques
Type DRAM
SDR
Configuration mémoire
2M x 32bits
IC Boîtier/Paquet
VFBGA
Tension d'alimentation nominale
3.3V
Température d'utilisation min
-40°C
Gamme de produit
-
Densité de mémoire
64Mbit
Fréquence, horloge max..
167MHz
Nombre de broches
90Broche(s)
Montage CI
Montage en surface
Température de fonctionnement max..
85°C
SVHC
No SVHC (17-Dec-2015)
Documents techniques (1)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423239
US ECCN:EAR99
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Dec-2015)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.000001