Vous en voulez davantage ?
Quantité | Prix (hors TVA) |
---|---|
1+ | 1,070 € |
25+ | 1,030 € |
100+ | 1,010 € |
250+ | 0,992 € |
Informations produit
Aperçu du produit
La 25LC128-I/SN est une mémoire EEPROM de 128Ko accessible via un bus série compatible SPI. Les signaux de bus nécessaires sont une entrée d'horloge (SCK) plus les données en entrée sur la ligne (SI) et les données en sortie sur SO L'accès au composant est contrôlé par l'entrée de sélection Chip Select (CS). La communication peut être mise en pause via la broche de maintien (HOLD). Pendant que le périphérique est en pause, les transitions sur ses entrées seront ignorées à l'exception de l'entrée sélection CS qui permet à l'hôte de signaler des interruptions de priorité supérieure.
- Horloge max. 10MHz
- Technologie CMOS faible consommation
- Cycle effacement / écriture avec temps automatique 5ms max.
- Bloquer la protection en écriture - Protection: aucune, 1/4, 1/2 ou complète
- Verrou de validation d'écriture
- Broche de protection en écriture
- Lecture séquentielle
- Fiabilité élevée
- Endurance - 1 000 000 cycles d'effacement/écriture
- Conservation des données <gt/>200 ans
- Protection ESD <gt/>4000V
Spécifications techniques
128Kbit
Série SPI
SOIC
2.5V
Montage en surface
85°C
MSL 1 - Illimité
16K x 8 bits
10MHz
8Broche(s)
5.5V
-40°C
128Kbit SPI Serial EEPROM
No SVHC (21-Jan-2025)
Documents techniques (4)
Produits de remplacement pour 25LC128-I/SN
2 produit(s) trouvé(s)
Produits associés
2 produit(s) trouvé(s)
Législation et Questions environnementales
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :United States
Pays dans lequel la dernière étape de production majeure est intervenue
RoHS
RoHS
Certificat de conformité du produit