Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
200 En Stock
Vous en voulez davantage ?
Livraison sous 1 à 2 jours ouvrables
Commandez avant 17h00 pour bénéficier de l’expédition standard
Quantité | Prix (hors TVA) |
---|---|
1+ | 6,840 € |
10+ | 6,430 € |
25+ | 6,000 € |
50+ | 5,840 € |
100+ | 5,710 € |
250+ | 5,600 € |
Prix pour :Pièce
Minimum: 1
Multiple: 1
6,84 € (sans TVA)
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, à l’e-mail de confirmation Web et à l’étiquette.
Informations produit
FabricantLATTICE SEMICONDUCTOR
Réf. FabricantLC4032V-75TN48E
Code Commande4410692
Fiche technique
Type de CPLD-
Nombre de macrocellules32Macrocells
Nbre d'E/S pour l'utilisateur32E/S
IC Boîtier/PaquetTQFP
Nbre de broches48Broche(s)
Grade de vitesse75
Technologie ProcessCMOS
Montage CIMontage en surface
Température d'utilisation min-40°C
Température d'utilisation Max.130°C
Gamme de produit-
Qualification0
SVHCNo SVHC (21-Jan-2025)
Aperçu du produit
LC4032V-75TN48E is an ispMACH 4000 In-System programmable SuperFAST high-density PLD. The ispMACH 4000 combines high speed and low power with the flexibility needed for ease of design. With its robust Global Routing Pool and Output Routing Pool, this family delivers excellent First-Time-Fit, timing predictability, routing, pin-out retention, and density migration.
- Enhanced macrocells with individual clock, reset, preset and clock enable controls
- Up to four global OE controls, individual local OE control per I/O pin
- Excellent First-Time-Fit™ and refit, Fast path, SpeedLocking™ path, and wide-PT path
- Wide input gating (36 input logic blocks) for fast counters, state machines and address decoders
- Superior solution for power-sensitive consumer applications
- 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI interfaces
- Hot-socketing, open-drain capability, input pull-up, pull-down or bus-keeper
- 3.3V PCI compatible, IEEE 1149.1 boundary scan testable
- 32 macrocells, 3.3V voltage, 7.5 tPD
- 48-pin TQFP package, -40 to 130°C extended temperature rating
Spécifications techniques
Type de CPLD
-
Nbre d'E/S pour l'utilisateur
32E/S
Nbre de broches
48Broche(s)
Technologie Process
CMOS
Température d'utilisation min
-40°C
Gamme de produit
-
SVHC
No SVHC (21-Jan-2025)
Nombre de macrocellules
32Macrocells
IC Boîtier/Paquet
TQFP
Grade de vitesse
75
Montage CI
Montage en surface
Température d'utilisation Max.
130°C
Qualification
0
Documents techniques (1)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Malaysia
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Malaysia
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423990
US ECCN:EAR99
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (21-Jan-2025)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.000144