Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
FabricantLATTICE SEMICONDUCTOR
Réf. FabricantICE5LP1K-SG48ITR
Code Commande3768750
Gamme de produitiCE40 Ultra iCE5LP
Fiche technique
110 En Stock
Vous en voulez davantage ?
Livraison sous 1 à 2 jours ouvrables
Commandez avant 17h00 pour bénéficier de l’expédition standard
Quantité | Prix (hors TVA) |
---|---|
1+ | 5,300 € |
10+ | 4,970 € |
25+ | 4,630 € |
50+ | 4,550 € |
100+ | 4,470 € |
250+ | 4,380 € |
500+ | 4,290 € |
Prix pour :Pièce (fournie en bande découpée)
Minimum: 1
Multiple: 1
5,30 € (sans TVA)
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, à l’e-mail de confirmation Web et à l’étiquette.
Informations produit
FabricantLATTICE SEMICONDUCTOR
Réf. FabricantICE5LP1K-SG48ITR
Code Commande3768750
Gamme de produitiCE40 Ultra iCE5LP
Fiche technique
Type FPGAFPGA basé sur SRAM
Nbre de cellules logiques1100Logic Cells
IC Boîtier/PaquetQFN
Nbre de broches48Broche(s)
Grade de vitesse-
Nbre d'E/S pour l'utilisateur39E/S
Technologie Process40nm (CMOS)
Montage CIMontage en surface
Température d'utilisation min-40°C
Température d'utilisation Max.100°C
Gamme de produitiCE40 Ultra iCE5LP
Qualification-
MSLMSL 3 - 168 heures
SVHCNo SVHC (21-Jan-2025)
Gestion d'horlogePLL
Tension d'alimentation du noyau Max.1.26V
Tension d'alimentation du noyau Min.1.14V
Famille de FPGAiCE40 Ultra
Tension d'alimentation E/S3.46V
Type de boîtier CI logiqueQFN
Nombre d'E/S39E/S
Nombre de blocs logiques1100
Nombre de macrocellules1100Macrocells
Nombre de classes de vitesse-
Fréquence d'utilisation Max.133MHz
Nombre total de Bits de RAM64Kbit
Spécifications techniques
Type FPGA
FPGA basé sur SRAM
IC Boîtier/Paquet
QFN
Grade de vitesse
-
Technologie Process
40nm (CMOS)
Température d'utilisation min
-40°C
Gamme de produit
iCE40 Ultra iCE5LP
MSL
MSL 3 - 168 heures
Gestion d'horloge
PLL
Tension d'alimentation du noyau Min.
1.14V
Tension d'alimentation E/S
3.46V
Nombre d'E/S
39E/S
Nombre de macrocellules
1100Macrocells
Fréquence d'utilisation Max.
133MHz
Nbre de cellules logiques
1100Logic Cells
Nbre de broches
48Broche(s)
Nbre d'E/S pour l'utilisateur
39E/S
Montage CI
Montage en surface
Température d'utilisation Max.
100°C
Qualification
-
SVHC
No SVHC (21-Jan-2025)
Tension d'alimentation du noyau Max.
1.26V
Famille de FPGA
iCE40 Ultra
Type de boîtier CI logique
QFN
Nombre de blocs logiques
1100
Nombre de classes de vitesse
-
Nombre total de Bits de RAM
64Kbit
Documents techniques (1)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Malaysia
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Malaysia
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423990
US ECCN:EAR99
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (21-Jan-2025)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.000001